Agile Analog запускает аналоговую IP-подсистему

199

Agile Analog, компания, занимающаяся производством настраиваемых аналоговых IP-систем, запускает первую полную аналоговую IP-подсистему для приложений RISC-V.

Эта независимая от процесса, настраиваемая и цифровая подсистема аналогового IP поможет решить многие проблемы, с которыми в настоящее время сталкиваются разработчики SoC, поскольку она сочетается с ядром RISC-V для формирования полного решения.

«Архитектура RISC-V обеспечивает всплеск новых разработок продуктов SoC, а спрос на более доступные и настраиваемые IP-решения растет. Одна из основных проблем, с которыми сталкиваются разработчики цифровых микросхем, заключается в интеграции аналоговых схем для поддержки их проектов SoC, — говорит Крис Моррисон из Agile, — с нашей аналоговой IP-подсистемой RISC-V можно получить доступ к соответствующему аналоговому IP для конкретного процесса. и литейный цех. Затем это можно легко интегрировать с цифровым IP от поставщика цифрового IP в пространстве RISC-V, упрощая проектирование микросхем и ускоряя время выхода на рынок новых приложений RISC-V IoT. Как и все Agile Analog IP, эту подсистему можно настраивать, чтобы предоставить точный набор функций, необходимых для приложения».


Эта аналоговая подсистема IP проверяется как в аналоговой, так и в цифровой среде, подключается непосредственно к периферийной шине MCU и поставляется с моделью SystemVerilog для легкой интеграции в существующую среду цифровой проверки SoC.

Первоначальный макрос подсистемы Agile Analog RISC-V для приложений IoT теперь доступен, состоящий из следующих подблоков:

agilePMU

Подсистема agilePMU — это эффективный и высокоинтегрированный блок управления питанием для SoC/ASIC. Благодаря функции сброса питания, нескольким регуляторам с малым падением напряжения и соответствующему эталонному генератору он разработан для обеспечения низкого энергопотребления при обеспечении оптимальных возможностей управления питанием. Эта подсистема, оснащенная встроенным цифровым контроллером, обеспечивает точное управление запуском и выключением, поддерживает последовательность питания и позволяет индивидуально программировать выходное напряжение для каждого LDO. Мониторы состояния обеспечивают обратную связь в режиме реального времени о текущем состоянии подсистемы, обеспечивая оптимальную производительность системы.

agileSMU

Подсистема agileSMU — это интегрированный макрос с низким энергопотреблением, состоящий из основных блоков IP, необходимых для безопасного управления пробуждением SoC из спящего режима. Обычно содержит программируемый осциллятор для низкочастотной работы SoC и RTC, ряд маломощных компараторов, которые можно использовать для инициации последовательности пробуждения, и сброс при включении питания, который обеспечивает надежный сброс SoC при запуске. . Эта подсистема, оснащенная встроенным цифровым контроллером, обеспечивает точное управление командами пробуждения и последовательностью действий. Мониторы состояния обеспечивают обратную связь в режиме реального времени о текущем состоянии подсистемы, обеспечивая оптимальную производительность системы в течение всего жизненного цикла продукта.

AgileSensorIF

Подсистема agileSensorIF представляет собой встроенный макрос с низким энергопотреблением, обеспечивающий все аналоговые параметры, необходимые для взаимодействия с внешними датчиками. Благодаря двум АЦП последовательного приближения с разрядностью до 12 бит и скоростью до 64 MSPS, 12-битному ЦАП и нескольким программируемым компараторам, этот сенсорный интерфейс обеспечивает все соединения, необходимые для взаимодействия с внешним миром. Встроенные усилители и буферы с программируемым коэффициентом усиления поддерживают широкий спектр внешних датчиков и систем. Он оснащен встроенным цифровым контроллером и мониторами состояния для обеспечения обратной связи в режиме реального времени о текущем состоянии подсистемы, обеспечивая оптимальную производительность системы в течение всего жизненного цикла продукта.

Читать полную новость на сайте