Agile Analog запускает цифровую библиотеку стандартных клеток

33

-->
-->

Библиотека позволяет разработчикам реализовать цифровые схемы, необходимые для управления аналоговыми блоками в решениях со смешанными сигналами.

Библиотека доступна в ячейках на основе толстого оксида, работающих выше области напряжения ядра, что сводит к минимуму утечку и позволяет легко перемещаться между различными узлами процесса даже в технологиях FINFET.

«Agile DSCL был разработан для того, чтобы наши клиенты могли встраивать цифровые функции в аналоговую область, — говорит генеральный директор Барри Патерсон, — эти цифровые ячейки будут работать в аналоговой области напряжения, что позволяет избежать чрезмерного смещения уровня в базовую область и обеспечивает цифровое управление. быть тесно связанным с аналоговым IP. DSCL не зависит от процесса и поэтому доступен в тех же процессах, что и наш аналоговый IP. Библиотека полностью поддерживает стандартные отраслевые методологии цифрового проектирования, предоставляя все необходимые представления. Наша библиотека аналоговых цифровых ячеек уже успешно используется в проектах заказчиков для поддержки маломощных, постоянно включенных решений для таких приложений, как Интернет вещей».

Блоки DSCL IP могут быть оптимизированы для приложений с низким энергопотреблением, сверхнизкой утечкой, высокой плотностью или высокой скоростью.

Существуют варианты длины канала и различной высоты дорожки, что обеспечивает гибкость для дизайнеров. Для конкретных целей проектирования, таких как проекты с низким энергопотреблением, существует специальная библиотека управления питанием.


Библиотеку можно оптимизировать для других целей PPA, чтобы у клиентов было лучшее решение для их приложений. Также возможно создавать модели в настраиваемых углах PVT. Библиотека имеет лучшую в своем классе проверку и оптимизирована для DFM.

Традиционно блоки аналоговых IP-адресов необходимо перепроектировать вручную для каждого приложения и технологии обработки, но Agile Analog предлагает уникальный способ автоматического создания аналоговых IP-адресов, точно соответствующих спецификациям заказчика и технологии обработки. Называется Компоса.

он использует испытанные аналоговые IP-схемы, которые находятся в библиотеке Composa компании. По сути, модель цифрового IP «разработать один раз и использовать многократно» теперь впервые применяется к аналоговому IP.

Поскольку аналоговые IP-схемы в библиотеке Composa были тщательно протестированы и использовались в предыдущих проектах, а также полностью проверяются каждый раз при их создании, это дает такой же уровень уверенности, как и «проверенные кремниевые» цифровые IP-схемы.

Поддерживаются все основные производители, включая TSMC, GlobalFoundries, Samsung Foundry и SMIC, а также другие производители и производители микросхем.

ОСТАВЬТЕ ОТВЕТ

Пожалуйста, введите ваш комментарий!
пожалуйста, введите ваше имя здесь